課程代號:2323080013  

封裝/電路板層級之訊號完整性(SI)分析與實務【假日班】

1.學員能對封裝-系統層級的訊號完整性理論有更深入的了解。 2.學員將透過模擬軟體進行訊號完整性的實際演練,進而能分析並解決工作上的實務問題。

課程型態/
實體課程
上課地址/
新竹恆逸電腦教室
時  數/
12 小時
起迄日期/
2023/11/18 ~ 2023/11/25
聯絡資訊/
謝小姐   03-5913417
報名截止
課程簡介

【特色一】以業界常用的ANSYS軟體進行模擬

【特色二】講師分享實戰心得+解決實務問題為導向

  隨著5GAI興起,電子產品的訊號傳輸速率要求越來越快,功率損耗也越來越高,產品設計者必須要有高速訊號完整性的概念,才能達到極短的開發時程並獲得良好的產品效能與品質。本課程將針對相關理論進行介紹與探討,講師將結合業界常用ANSYS軟體來進行實務操作(HFSSSIWAVEDESIGNERQ3DSI2D),讓學員對訊號完整性(Signal integrity)有全面性的瞭解,後續能分析並解決實際問題,透過培訓提升職場工作價值與競爭力!

 

 

課程目標

1.幫助學員對封裝/系統層級的訊號完整性有更全面且深入的瞭解。
2.
讓學員熟練業界常用的模擬軟體,並能針對訊號完整性的議題來進行模擬演練,最後更能針對圖形結果進行分析,找出潛在問題修正與改善方法。

 

課程對象

*具備電機、電子工程相關科系背景且想踏入SI/PI領域之學習者。
*
適合從事高頻通訊、高速連接器、電路板、封裝測試等相關產業的硬體設計、SI/PI、信號模擬等工程師與技術主管修習。

 

 

講師介紹

工研院特聘業界講師(學員好評推薦,問卷滿意度高達4.6以上)
專長:訊號完整性/電源完整性模擬分析、高頻探針座測試
曾任:iPAS經濟部「中級電磁相容工程師能力鑑定套卷模組」出題委員、威盛電子 基板設計處 SI/PI工程師、智邦科技 訊號完整性設計部 工程師


課程大綱

1.訊號完整性的現況與未來挑戰
2.訊號的頻譜與頻寬
3.傳輸線理論與高速差動對概述
4.反射、損耗與串音干擾
5.何謂S參數
6.訊號通道建模
7.眼圖產生機制(NRZ/PAM4)
8.有損通道的等化補償
9.上機實作搭配實務案例討論

 

 

上課實況

 

     

 

課程費用

【實體課程】
課程原價:10,800/人
開課21天前早鳥價:9,720/人
3人以上團報價:9,180/人

 

 

課程資訊

上課時間:112/11/18()11/25()09:30-16:30,共212小時。

上課地點:新竹恆逸電腦教室/新竹市東區光復路二段2953樓之2(以上課通知為主)

報名方式:

◎線上報名:請學員前往「工研院產業學習網」報名課程

◎信箱報名:將報名資訊填完並寄至VHsieh@itri.org.tw 謝小姐

◎課程諮詢:有任何課程或報名上的問題,請洽服務專線03-5913417 謝小姐

 

 

注意事項與提醒

★為確保上課權益,報名後或開課前未收到任何通知信件,請學員務必來電詢問是否完成報名。我們通常於開課前發送上課通知,敬請學員留意信件。

★因課前教材、講義製作及餐點等事項皆需提前準備,若您不克前來,請於開課前三日告知,以利行政作業進行並共同愛護資源。

★若原報名者因故不克參加,但欲更換他人參加,敬請於開課前二日通知。

★學員於開訓前退訓者,將依其申請退還所繳上課費用90%,另於培訓期間若因個人因素無法繼續參與課程,將依上課未逾總時數1/3,退還所繳上課費用之50%,上課逾總時數1/3,則不退費。

★為保障講師權益,學員上課期間不得進行錄音、錄影。